广告位25:顶部(手机端)

星易运势网 文章系统  
首页 > 文章系统新闻每日播报

Intel制程工艺4大突破:封装吞吐量提升100倍

来源:网络 热度:112℃ 2024/12/8 22:25:21


 

快科技12月8日消息,最新一届IEEE国际电子器件会议IEDM 2024上,Intel代工展示了四大半导体制程工艺突破,涵盖新材料、异构封装、全环绕栅极(GAA)等领域。,目前,Intel正在持续推进四年五个工艺节点的计划,计划到2030年在单个芯片上封装1万亿个晶体管,因此先进的晶体管技术、缩微技术、互连技术、封装技术都至关重要。,,Intel代工此番公布的四大突破包括:,1、减成法钌互连技术,该技术采用了 钌这种替代性的新型金属化材料,同时利用 薄膜电阻率(thin film resistivity)、空气间隙(airgap),Intel代工在互连微缩方面实现了重大进步,具备可行性,可投入量产,而且具备成本效益。,引入空气间隙后,不再需要通孔周围昂贵的光刻空气间隙区域,也可以避免使用选择性蚀刻的自对准通孔(self-aligned via)。,在间距小于或等于25纳米时,采用减成法钌互连技术实现的空气间隙,可以使线间电容最高降低25%,从而替代铜镶嵌工艺的优势。,该技术有望在Intel代工的未来制程节点中得以应用。,,2、选择性层转移(SLT),一种异构集成解决方案, 能够以更高的灵活性集成超薄芯粒(chiplet),对比传统的芯片到晶圆键合(chip-to-wafer bonding)技术,能大大缩小芯片尺寸,提高纵横比,尤其是 可以芯片封装中将吞吐量提升高达100倍,进而实现超快速的芯片间封装。,这项技术还带来了更高的功能密度,再结合混合键合(hybrid bonding)或融合键合(fusion bonding)工艺, 封装来自不同晶圆的芯粒。,,3、硅基RibbonFET CMOS晶体管,为了进一步缩小RibbonFET GAA晶体管,Intel代工展示了 栅极长度为6纳米的硅基RibbonFET CMOS晶体管。,它在大幅缩短栅极长度、减少沟道厚度的同时,对短沟道效应的抑制和性能也达到了业界领先水平。,它为进一步缩短栅极长度铺平了道路,而这正是摩尔定律的关键基石之一。,,4、用于微缩的2D GAA晶体管的栅氧化层,为了在CFET(互补场效应晶体管)之外进一步加速GAA技术创新,Intel代工展示了在2D GAA NMOS(N 型金属氧化物半导体)和PMOS(P 型金属氧化物半导体)晶体管制造方面的研究。,该技术侧重于栅氧化层模块的研发, 将晶体管的栅极长度缩小到了30纳米。,同时,2D TMD(过渡金属二硫化物)研究也取得了新进展,未来有望在先进晶体管工艺中替代硅。,,此外值得一提的是,Intel代工还在300毫米GaN(氮化镓)方面持续推进开拓性的研究。,Intel代工在300毫米GaN-on-TRSOI(富陷阱绝缘体上硅)衬底上,制造了 业界领先的高性能微缩增强型GaN MOSHEMT(金属氧化物半导体高电子迁移率晶体管),可以减少信号损失,提高信号线性度和基于衬底背部处理的先进集成方案。,
阅读全文
特别声明:本站属个体站点,非官方网站。本站的文章内容由系统自动采集,不保证其真实性,敬请自行核实广告和内容真实性,并请谨慎使用。本站和本人不承担由此产生的一切法律后果!

上一篇:多家银行采用AI面试进行招聘:1个AI面试官1天完成2500场面试

下一篇:只有77公里的荆荆高铁正式开通:时速350公里、湖北市市通高铁

广告联系:QQ 1755043837

文章列表
身宫藏暗财,财富隐性积累的命理密码
0 2025/8/15


伏吟星扰疾厄宫,慢性病反复的根源破解
0 2025/8/15


咸池星配天厨,感情与美食双赢的生活指南
0 2025/8/15


禄神合文昌,学习成绩突破瓶颈的秘诀
0 2025/8/15


地支巳申相刑,出行避免人际冲突的策略
0 2025/8/15


流年财星旺相,财富机遇精准把握的技巧
0 2025/8/15


签约遇金舆星,个人优势凸显的谈判契机
0 2025/8/15


命局杀印相生,事业掌权晋升的命理路径
0 2025/8/15


大运冲开财库,财富集中爆发的格局解析
0 2025/8/15


勾绞星入健康宫,琐事影响身心的警示应对
0 2025/8/15

Copyright 2014-2025 All Rights Reserved |粤ICP备2021097052号

关于我们 网站导航 12生肖今日运势查询网 12星座今日运势查询 地图

电脑版

当前页面执行的时间:0.34秒